計算機架構與系統實驗室

Computer Architecture and System Laboratory

使用者工具

網站工具


group:architecture

差異處

這裏顯示兩個版本的差異處。

連向這個比對檢視

Both sides previous revision 前次修改
下次修改
前次修改
group:architecture [2014/06/30 08:09]
elvis [畢業校友]
group:architecture [2014/11/22 15:05] (目前版本)
elvis
行 1: 行 1:
 <WRAP round todo> //**請Archietcture組成員協助編輯**// </WRAP> <WRAP round todo> //**請Archietcture組成員協助編輯**// </WRAP>
- +====== CPU架構設計 ======
-====== 處理器設計研究團隊 ======+
  
 \\ \\
- 
 ===== 研究主題 ===== ===== 研究主題 =====
-------------------- 
 本團隊目前專注於處理器設計相關的議題,包括先進、省電等微架構之研究,相容處理器的實現與嵌入式 OS 印證,Embedded Processor Testing。 本團隊目前專注於處理器設計相關的議題,包括先進、省電等微架構之研究,相容處理器的實現與嵌入式 OS 印證,Embedded Processor Testing。
  
行 14: 行 11:
 \\ \\
 ===== 團隊成員 ===== ===== 團隊成員 =====
-------------------- 
 ==== 現任成員 ==== ==== 現任成員 ====
  
行 39: 行 35:
 \\ \\
 ===== 研究計畫 ===== ===== 研究計畫 =====
-------------------- 
  
 +==== 執行中的計畫 ====
 +  * 分散式多核心嵌入式原型系統 ─ \\ 子計畫(一):多核心處理器暨分散式多核心系統節點平台之設計 \\ Aug. 01, 2007 ~ Jul. 31, 2010 ( 3 years ) 
 +
 +  * 嵌入式多核心處理器系統軟體開發 ─ \\ 多核心處理器晶片軟體測試程式與環境之開發 \\ Aug. 01, 2007 ~ Jul. 31, 2010 ( 3 years )
 +
 +==== 已結案的計畫 ====
 +
 +<imgcaption image1|績優計畫獎>{{ :research:nsoc_prize_1.jpg?200|}}</imgcaption>
 +  * 晶片系統測試平台之設計與自動化 ─ \\ 子計畫(一):適用於SoC測試平台之內嵌式微處理器之設計與測試 \\ Aug. 01, 2004 ~ Jul. 31, 2007 ( 3 years ) 
 +    * <wrap tip> **此計畫榮獲國科會整合型計畫『績優計畫獎』** </wrap>
 +
 +  * 一植基於FPGA之多功能積體電路設計驗證平臺 \\ Nov. 01, 2004 ~ Oct. 31, 2005
 +
 +  * 動態二進制轉譯與最佳化之研究 \\ Aug. 01, 2002 ~ Jul. 31, 2003
 +
 +  * 亂序執行處理器之微架構設計及評量 \\ Aug. 01, 1997 ~ Jul. 31, 2000 ( 3 years ) 
 +
 +  * 建構在VESA Local Bus上之Pentium多處理機系統 \\ Aug. 01, 1995 ~ Jul. 31, 1996
 +
 +  * 建構降低一致尋失率之共享記憶體多處理機 \\ Aug. 01, 1994 ~ Jul. 31, 1995 
 +
 +  * 量化分析超純量處理機減少來回計憶體之架構技術 \\ Aug. 01, 1994 ~ Jul. 31, 1995
 \\ \\
 ===== 研究成果 ===== ===== 研究成果 =====
-------------------- 
  
 {{tabinclude>tab:research|研究成果, *tab:group|研究群組, tab:member|實驗室成員 ,tab:course|課程}} {{tabinclude>tab:research|研究成果, *tab:group|研究群組, tab:member|實驗室成員 ,tab:course|課程}}
group/architecture.1404115793.txt.gz · 上一次變更: 2014/11/10 02:36 (外部編輯)