計算機架構與系統實驗室

Computer Architecture and System Laboratory

使用者工具

網站工具


course:logic_system_practice:105

邏輯系統實習 (105 Spring)

最新消息

02/20 開學快樂
04/10 下週三(4/19)B班晚上6:10補課
04/25 期末Demo提案公告點我
05/08 有關於lab10結報第二小題,舉一個例子:簡述如何用verilog實現電路,此題作答不需要真的詳盡的寫出每一行verilog code, 一些功能的描述例如說寫個counter去計數、用state machine去判斷事情,用元件或pseudo code形式來描述功能即可,謝謝。
05/11 提案報告 dead line 為最後一次實驗下課前,將提案給助教審核,A班demo時間為6月7日
05/19 期末專題規範公告點我
05/22 B班demo時間為6月12日
05/24 期末實作建議同學先根據應用設計狀態機
若需要課外實作的話,可以參考Iverilog + Gtkwave + Notepad++的verilog環境架設簡易的Verilog模擬環境
再利用$display $monitor 用法進行結果驗證
06/5 B班 6/8 (四) 18:10 ~ 21:00 開放實作
06/5 注意: 有同學發現 VeriInstrument 的虛擬裝置在接 Output 時
一個Output變數只能用在 一個 虛擬裝置中,
若需要重複利用Output腳位,則須另外新增Output變數
06/07 Final Project demo結束後,請將PPT與Word報告打包上傳至ftp

課程資訊

Instructor 陳中和 教授chchen@mail.ncku.edu.tw

TA
曾微中franksaifranksai@gmail.com (A班)
金育涵king810169@gmail.com (A班)
黃冠霖lance91633@gmail.com (B班)
鄭基漢a456456417@gmail.com (B班)
蘇郁翔su2278370@gmail.com (B班)
Classroom 92433R,EE Department Building
Course Time Wednesday 15:10 ~ 18:00 (A班)
Monday 12:10 ~ 15:00 (B班)
Textbook 自編講義
Grading 50% 實驗課 ( 共10次 )
20% 期末上機考
30% 期末專題實作


課程行程表

  • 1.紅底日期為放假日,請注意班別
  • 2.課程講義請至下方 下載區 下載
週次 日期 日期 上課內容
A班 B班
2/22 2/20 課程介紹
3/1 2/27 A班 lab1, B班 228補假
3/8 3/6 A班 lab2, B班 lab1
3/15 3/13 A班 lab3, B班 lab2
3/22 3/20 A班 lab4, B班 lab3
3/29 3/27 A班 lab5, B班 lab4
4/5 4/3 A班 lab6, B班 春假
4/12 4/10 A班 lab7, B班 lab5
4/19 4/17 A班 lab8, B班 lab6, lab7(4/19)
4/26 4/24 A班 lab9, B班 lab8
十一 5/3 5/1 A班 lab10, B班 lab9
十二 5/10 5/8 A班 lab11, B班 lab10
十三 5/17 5/15 A班 lab12, B班 lab11
十四 5/24 5/22 A班 準備Demo, B班 lab12
十五 5/31 5/29 A班 準備Demo, B班 準備Demo (6/1)晚上
十六 6/7 6/5 A班 全班 Demo, B班 準備Demo
十七 6/14 6/12 B班 全班 Demo
十八 6/21 6/19 期末考加油!

結報格式

上課講義下載

course/logic_system_practice/105.txt · 上一次變更: 2017/06/07 17:48 由 admin